<menuitem id="qecsf"></menuitem>

<strong id="qecsf"><acronym id="qecsf"></acronym></strong>

<td id="qecsf"><font id="qecsf"><object id="qecsf"></object></font></td>
<dfn id="qecsf"></dfn>
    從PCB制造到組裝一站式服務

    工程師總結(jié):PCB設計中降低噪聲與電磁干擾的方法

    2020
    09/02
    本篇文章來自
    捷多邦

    如今,電子設備的靈敏度越來越高,這要求設備的抗干擾能力也越來越強。因此,在CB設計中,如何提高PCB的抗干擾能力成為眾多工程師們關注的重點問題。下面是PCB工程師總結(jié)出來的,在PCB設計中降低噪聲與電磁干擾的方法:

    1、能用低速芯片,就不要用高速芯片。

    2、可用串一個電阻的辦法,降低控制電路速率。

    3、使用滿足系統(tǒng)要求的最低頻率時鐘。

    4、 時鐘產(chǎn)生器盡量近到用該時鐘的器件。

    5、用地線將時鐘區(qū)圈起來,時鐘線盡量短。

    6、印制電路板盡量使用45度折線,而不用90 折線,以減小高頻信號對外的發(fā)射與耦合。

    7、印制板按頻率和電流開關特性分區(qū),噪聲元件與非噪聲元件要隔遠一些。

    8、時鐘、總線、片選信號要遠離I/O 線和接插件。

    9、模擬電壓輸入線、參考電壓端要盡量遠離數(shù)字電路信號線。

    10、元件引腳盡量短,去耦電容引腳盡量短。

    11、關鍵的線要盡量粗,并在兩邊加上保護地。高速線要短要直。

    12、對噪聲敏感的線不要與大電流、高速開關線平行。

    13、石英晶體下面以及對噪聲敏感的器件下面不要走線。

    14、弱信號電路,低頻電路周圍不要形成電流環(huán)路。

    15、信號都不要形成環(huán)路,如不可避免,讓環(huán)路區(qū)盡量小。


    以上便是PCB工程師總結(jié)出來的,在PCB設計中降低噪聲與電磁干擾的一些方法,你都掌握了嗎?

    the end